Home > Industry/Domain > Semiconductors > Digital Signal Processors (DSP)

Digital Signal Processors (DSP)

Contributors in Digital Signal Processors (DSP)

Digital Signal Processors (DSP)

CIO0–CIO3 位

Semiconductors; Digital Signal Processors (DSP)

位在非同步序列埠內的控制寄存器 (ASPCR),單獨配置的針腳 IO0–IO3 作為輸入或輸出。例如,CIO0 配置 IO0 針。DIO0–DIO3 位 ; 請參閱IO0–IO3 位。

共用訪問模式 (SAM)

Semiconductors; Digital Signal Processors (DSP)

允許兩個 DSPand 的主機訪問主機埠介面 (HPI) 記憶體的模式。在此模式下,內部同步非同步主機訪問,衝突的情況下,主機具有訪問優先順序與 DSP 在等待一個週期。 ...

資料頁

Semiconductors; Digital Signal Processors (DSP)

在記憶體中的資料的連續塊。定點設備包含 128 字在記憶體中的資料塊。資料記憶體包含 512 資料頁。資料第 0 頁是資料的記憶體 (位址 0000h–007Fh) 的第一頁 ; 資料頁 511 是最後一頁 (位址為 FF80h–FFFFh)。在浮點設備中,資料頁是 64 K 字長。' C3x 共有 256 頁 ; ' C4x 共有 64 K (65,536) 的頁數。看看也是直接解決。 ...

接收登記冊 (非同步序列埠) (ADTR)

Semiconductors; Digital Signal Processors (DSP)

登記冊中的非同步序列埠傳輸資料的寫入和讀取接收的資料。請參閱 也非同步序列埠接收移位暫存器。

IO0–IO3 位

Semiconductors; Digital Signal Processors (DSP)

位 0–3 的 IOSR。當針腳 IO0–IO3 配置作為輸入時,這些位針腳上反映當前的邏輯級別。例如,IO0 位在 IO0 針反映水準。CIO0–CIO3 位 ; 請參閱DIO0–DIO3 ...

電源關閉模式

Semiconductors; Digital Signal Processors (DSP)

在其中的處理器進入休眠狀態,少得多比消耗功率在正常操作期間的模式。 這種模式發起的空閒的指令的執行。在電源關閉模式中,所有的內部內容維護,以便操作繼續終止電源關閉模式時不變。的所有晶片記憶體內容也保持不變。 ...

DIO0–DIO3 位

Semiconductors; Digital Signal Processors (DSP)

在 I/O 狀態寄存器 (IOSR) 內的位數。這位用來跟蹤更改,從以前的已知或未知的信號值,在相應的 I/O 引腳 (IO0–IO3) 當非同步序列埠已啟用 (即,當非同步序列埠控制寄存器 (ASPCR) 的重置非同步序列埠 (URST) 位為 1)。例如,DIO0 指示 IO0 針上的更改。CIO0–CIO3 位 ; 請參閱IO0–IO3 ...

Featured blossaries

Math

Category: Education   1 20 Terms

Trending

Category: Education   1 37 Terms